mirror of
https://github.com/edk2-porting/linux-next.git
synced 2024-12-27 22:53:55 +08:00
39c999697b
This matches all the other Blackfin ports and keep us from having to write bf561-specific code in many places. Signed-off-by: Mike Frysinger <vapier@gentoo.org>
88 lines
3.9 KiB
C
88 lines
3.9 KiB
C
/*
|
|
* Set up the interrupt priorities
|
|
*
|
|
* Copyright 2005-2009 Analog Devices Inc.
|
|
*
|
|
* Licensed under the GPL-2 or later.
|
|
*/
|
|
|
|
#include <linux/module.h>
|
|
#include <linux/irq.h>
|
|
#include <asm/blackfin.h>
|
|
|
|
void __init program_IAR(void)
|
|
{
|
|
/* Program the IAR0 Register with the configured priority */
|
|
bfin_write_SIC_IAR0(((CONFIG_IRQ_PLL_WAKEUP - 7) << IRQ_PLL_WAKEUP_POS) |
|
|
((CONFIG_IRQ_DMA1_ERROR - 7) << IRQ_DMA1_ERROR_POS) |
|
|
((CONFIG_IRQ_DMA2_ERROR - 7) << IRQ_DMA2_ERROR_POS) |
|
|
((CONFIG_IRQ_IMDMA_ERROR - 7) << IRQ_IMDMA_ERROR_POS) |
|
|
((CONFIG_IRQ_PPI0_ERROR - 7) << IRQ_PPI0_ERROR_POS) |
|
|
((CONFIG_IRQ_PPI1_ERROR - 7) << IRQ_PPI1_ERROR_POS) |
|
|
((CONFIG_IRQ_SPORT0_ERROR - 7) << IRQ_SPORT0_ERROR_POS) |
|
|
((CONFIG_IRQ_SPORT1_ERROR - 7) << IRQ_SPORT1_ERROR_POS));
|
|
|
|
bfin_write_SIC_IAR1(((CONFIG_IRQ_SPI_ERROR - 7) << IRQ_SPI_ERROR_POS) |
|
|
((CONFIG_IRQ_UART_ERROR - 7) << IRQ_UART_ERROR_POS) |
|
|
((CONFIG_IRQ_RESERVED_ERROR - 7) << IRQ_RESERVED_ERROR_POS) |
|
|
((CONFIG_IRQ_DMA1_0 - 7) << IRQ_DMA1_0_POS) |
|
|
((CONFIG_IRQ_DMA1_1 - 7) << IRQ_DMA1_1_POS) |
|
|
((CONFIG_IRQ_DMA1_2 - 7) << IRQ_DMA1_2_POS) |
|
|
((CONFIG_IRQ_DMA1_3 - 7) << IRQ_DMA1_3_POS) |
|
|
((CONFIG_IRQ_DMA1_4 - 7) << IRQ_DMA1_4_POS));
|
|
|
|
bfin_write_SIC_IAR2(((CONFIG_IRQ_DMA1_5 - 7) << IRQ_DMA1_5_POS) |
|
|
((CONFIG_IRQ_DMA1_6 - 7) << IRQ_DMA1_6_POS) |
|
|
((CONFIG_IRQ_DMA1_7 - 7) << IRQ_DMA1_7_POS) |
|
|
((CONFIG_IRQ_DMA1_8 - 7) << IRQ_DMA1_8_POS) |
|
|
((CONFIG_IRQ_DMA1_9 - 7) << IRQ_DMA1_9_POS) |
|
|
((CONFIG_IRQ_DMA1_10 - 7) << IRQ_DMA1_10_POS) |
|
|
((CONFIG_IRQ_DMA1_11 - 7) << IRQ_DMA1_11_POS) |
|
|
((CONFIG_IRQ_DMA2_0 - 7) << IRQ_DMA2_0_POS));
|
|
|
|
bfin_write_SIC_IAR3(((CONFIG_IRQ_DMA2_1 - 7) << IRQ_DMA2_1_POS) |
|
|
((CONFIG_IRQ_DMA2_2 - 7) << IRQ_DMA2_2_POS) |
|
|
((CONFIG_IRQ_DMA2_3 - 7) << IRQ_DMA2_3_POS) |
|
|
((CONFIG_IRQ_DMA2_4 - 7) << IRQ_DMA2_4_POS) |
|
|
((CONFIG_IRQ_DMA2_5 - 7) << IRQ_DMA2_5_POS) |
|
|
((CONFIG_IRQ_DMA2_6 - 7) << IRQ_DMA2_6_POS) |
|
|
((CONFIG_IRQ_DMA2_7 - 7) << IRQ_DMA2_7_POS) |
|
|
((CONFIG_IRQ_DMA2_8 - 7) << IRQ_DMA2_8_POS));
|
|
|
|
bfin_write_SIC_IAR4(((CONFIG_IRQ_DMA2_9 - 7) << IRQ_DMA2_9_POS) |
|
|
((CONFIG_IRQ_DMA2_10 - 7) << IRQ_DMA2_10_POS) |
|
|
((CONFIG_IRQ_DMA2_11 - 7) << IRQ_DMA2_11_POS) |
|
|
((CONFIG_IRQ_TIMER0 - 7) << IRQ_TIMER0_POS) |
|
|
((CONFIG_IRQ_TIMER1 - 7) << IRQ_TIMER1_POS) |
|
|
((CONFIG_IRQ_TIMER2 - 7) << IRQ_TIMER2_POS) |
|
|
((CONFIG_IRQ_TIMER3 - 7) << IRQ_TIMER3_POS) |
|
|
((CONFIG_IRQ_TIMER4 - 7) << IRQ_TIMER4_POS));
|
|
|
|
bfin_write_SIC_IAR5(((CONFIG_IRQ_TIMER5 - 7) << IRQ_TIMER5_POS) |
|
|
((CONFIG_IRQ_TIMER6 - 7) << IRQ_TIMER6_POS) |
|
|
((CONFIG_IRQ_TIMER7 - 7) << IRQ_TIMER7_POS) |
|
|
((CONFIG_IRQ_TIMER8 - 7) << IRQ_TIMER8_POS) |
|
|
((CONFIG_IRQ_TIMER9 - 7) << IRQ_TIMER9_POS) |
|
|
((CONFIG_IRQ_TIMER10 - 7) << IRQ_TIMER10_POS) |
|
|
((CONFIG_IRQ_TIMER11 - 7) << IRQ_TIMER11_POS) |
|
|
((CONFIG_IRQ_PROG0_INTA - 7) << IRQ_PROG0_INTA_POS));
|
|
|
|
bfin_write_SIC_IAR6(((CONFIG_IRQ_PROG0_INTB - 7) << IRQ_PROG0_INTB_POS) |
|
|
((CONFIG_IRQ_PROG1_INTA - 7) << IRQ_PROG1_INTA_POS) |
|
|
((CONFIG_IRQ_PROG1_INTB - 7) << IRQ_PROG1_INTB_POS) |
|
|
((CONFIG_IRQ_PROG2_INTA - 7) << IRQ_PROG2_INTA_POS) |
|
|
((CONFIG_IRQ_PROG2_INTB - 7) << IRQ_PROG2_INTB_POS) |
|
|
((CONFIG_IRQ_DMA1_WRRD0 - 7) << IRQ_DMA1_WRRD0_POS) |
|
|
((CONFIG_IRQ_DMA1_WRRD1 - 7) << IRQ_DMA1_WRRD1_POS) |
|
|
((CONFIG_IRQ_DMA2_WRRD0 - 7) << IRQ_DMA2_WRRD0_POS));
|
|
|
|
bfin_write_SIC_IAR7(((CONFIG_IRQ_DMA2_WRRD1 - 7) << IRQ_DMA2_WRRD1_POS) |
|
|
((CONFIG_IRQ_IMDMA_WRRD0 - 7) << IRQ_IMDMA_WRRD0_POS) |
|
|
((CONFIG_IRQ_IMDMA_WRRD1 - 7) << IRQ_IMDMA_WRRD1_POS) |
|
|
((CONFIG_IRQ_WDTIMER - 7) << IRQ_WDTIMER_POS) |
|
|
(0 << IRQ_RESERVED_1_POS) | (0 << IRQ_RESERVED_2_POS) |
|
|
(0 << IRQ_SUPPLE_0_POS) | (0 << IRQ_SUPPLE_1_POS));
|
|
|
|
SSYNC();
|
|
}
|