mirror of
https://github.com/qemu/qemu.git
synced 2024-11-25 11:53:39 +08:00
target/riscv: Use official extension names for AIA CSRs
The arch review of AIA spec is completed and we now have official extension names for AIA: Smaia (M-mode AIA CSRs) and Ssaia (S-mode AIA CSRs). Refer, section 1.6 of the latest AIA v0.3.1 stable specification at https://github.com/riscv/riscv-aia/releases/download/0.3.1-draft.32/riscv-interrupts-032.pdf) Based on above, we update QEMU RISC-V to: 1) Have separate config options for Smaia and Ssaia extensions which replace RISCV_FEATURE_AIA in CPU features 2) Not generate AIA INTC compatible string in virt machine Signed-off-by: Anup Patel <apatel@ventanamicro.com> Reviewed-by: Andrew Jones <ajones@ventanamicro.com> Reviewed-by: Alistair Francis <alistair.francis@wdc.com> Message-id: 20220820042958.377018-1-apatel@ventanamicro.com Signed-off-by: Alistair Francis <alistair.francis@wdc.com>
This commit is contained in:
parent
e0dea2f55f
commit
dc9acc9ce4
@ -344,9 +344,11 @@ static void riscv_imsic_realize(DeviceState *dev, Error **errp)
|
|||||||
|
|
||||||
/* Force select AIA feature and setup CSR read-modify-write callback */
|
/* Force select AIA feature and setup CSR read-modify-write callback */
|
||||||
if (env) {
|
if (env) {
|
||||||
riscv_set_feature(env, RISCV_FEATURE_AIA);
|
|
||||||
if (!imsic->mmode) {
|
if (!imsic->mmode) {
|
||||||
|
rcpu->cfg.ext_ssaia = true;
|
||||||
riscv_cpu_set_geilen(env, imsic->num_pages - 1);
|
riscv_cpu_set_geilen(env, imsic->num_pages - 1);
|
||||||
|
} else {
|
||||||
|
rcpu->cfg.ext_smaia = true;
|
||||||
}
|
}
|
||||||
riscv_cpu_set_aia_ireg_rmw_fn(env, (imsic->mmode) ? PRV_M : PRV_S,
|
riscv_cpu_set_aia_ireg_rmw_fn(env, (imsic->mmode) ? PRV_M : PRV_S,
|
||||||
riscv_imsic_rmw, imsic);
|
riscv_imsic_rmw, imsic);
|
||||||
|
@ -260,17 +260,8 @@ static void create_fdt_socket_cpus(RISCVVirtState *s, int socket,
|
|||||||
qemu_fdt_add_subnode(mc->fdt, intc_name);
|
qemu_fdt_add_subnode(mc->fdt, intc_name);
|
||||||
qemu_fdt_setprop_cell(mc->fdt, intc_name, "phandle",
|
qemu_fdt_setprop_cell(mc->fdt, intc_name, "phandle",
|
||||||
intc_phandles[cpu]);
|
intc_phandles[cpu]);
|
||||||
if (riscv_feature(&s->soc[socket].harts[cpu].env,
|
|
||||||
RISCV_FEATURE_AIA)) {
|
|
||||||
static const char * const compat[2] = {
|
|
||||||
"riscv,cpu-intc-aia", "riscv,cpu-intc"
|
|
||||||
};
|
|
||||||
qemu_fdt_setprop_string_array(mc->fdt, intc_name, "compatible",
|
|
||||||
(char **)&compat, ARRAY_SIZE(compat));
|
|
||||||
} else {
|
|
||||||
qemu_fdt_setprop_string(mc->fdt, intc_name, "compatible",
|
qemu_fdt_setprop_string(mc->fdt, intc_name, "compatible",
|
||||||
"riscv,cpu-intc");
|
"riscv,cpu-intc");
|
||||||
}
|
|
||||||
qemu_fdt_setprop(mc->fdt, intc_name, "interrupt-controller", NULL, 0);
|
qemu_fdt_setprop(mc->fdt, intc_name, "interrupt-controller", NULL, 0);
|
||||||
qemu_fdt_setprop_cell(mc->fdt, intc_name, "#interrupt-cells", 1);
|
qemu_fdt_setprop_cell(mc->fdt, intc_name, "#interrupt-cells", 1);
|
||||||
|
|
||||||
|
@ -99,6 +99,8 @@ static const struct isa_ext_data isa_edata_arr[] = {
|
|||||||
ISA_EXT_DATA_ENTRY(zve64f, true, PRIV_VERSION_1_12_0, ext_zve64f),
|
ISA_EXT_DATA_ENTRY(zve64f, true, PRIV_VERSION_1_12_0, ext_zve64f),
|
||||||
ISA_EXT_DATA_ENTRY(zhinx, true, PRIV_VERSION_1_12_0, ext_zhinx),
|
ISA_EXT_DATA_ENTRY(zhinx, true, PRIV_VERSION_1_12_0, ext_zhinx),
|
||||||
ISA_EXT_DATA_ENTRY(zhinxmin, true, PRIV_VERSION_1_12_0, ext_zhinxmin),
|
ISA_EXT_DATA_ENTRY(zhinxmin, true, PRIV_VERSION_1_12_0, ext_zhinxmin),
|
||||||
|
ISA_EXT_DATA_ENTRY(smaia, true, PRIV_VERSION_1_12_0, ext_smaia),
|
||||||
|
ISA_EXT_DATA_ENTRY(ssaia, true, PRIV_VERSION_1_12_0, ext_ssaia),
|
||||||
ISA_EXT_DATA_ENTRY(svinval, true, PRIV_VERSION_1_12_0, ext_svinval),
|
ISA_EXT_DATA_ENTRY(svinval, true, PRIV_VERSION_1_12_0, ext_svinval),
|
||||||
ISA_EXT_DATA_ENTRY(svnapot, true, PRIV_VERSION_1_12_0, ext_svnapot),
|
ISA_EXT_DATA_ENTRY(svnapot, true, PRIV_VERSION_1_12_0, ext_svnapot),
|
||||||
ISA_EXT_DATA_ENTRY(svpbmt, true, PRIV_VERSION_1_12_0, ext_svpbmt),
|
ISA_EXT_DATA_ENTRY(svpbmt, true, PRIV_VERSION_1_12_0, ext_svpbmt),
|
||||||
@ -666,10 +668,6 @@ static void riscv_cpu_realize(DeviceState *dev, Error **errp)
|
|||||||
}
|
}
|
||||||
}
|
}
|
||||||
|
|
||||||
if (cpu->cfg.aia) {
|
|
||||||
riscv_set_feature(env, RISCV_FEATURE_AIA);
|
|
||||||
}
|
|
||||||
|
|
||||||
if (cpu->cfg.debug) {
|
if (cpu->cfg.debug) {
|
||||||
riscv_set_feature(env, RISCV_FEATURE_DEBUG);
|
riscv_set_feature(env, RISCV_FEATURE_DEBUG);
|
||||||
}
|
}
|
||||||
@ -1038,7 +1036,8 @@ static Property riscv_cpu_extensions[] = {
|
|||||||
DEFINE_PROP_BOOL("x-j", RISCVCPU, cfg.ext_j, false),
|
DEFINE_PROP_BOOL("x-j", RISCVCPU, cfg.ext_j, false),
|
||||||
/* ePMP 0.9.3 */
|
/* ePMP 0.9.3 */
|
||||||
DEFINE_PROP_BOOL("x-epmp", RISCVCPU, cfg.epmp, false),
|
DEFINE_PROP_BOOL("x-epmp", RISCVCPU, cfg.epmp, false),
|
||||||
DEFINE_PROP_BOOL("x-aia", RISCVCPU, cfg.aia, false),
|
DEFINE_PROP_BOOL("x-smaia", RISCVCPU, cfg.ext_smaia, false),
|
||||||
|
DEFINE_PROP_BOOL("x-ssaia", RISCVCPU, cfg.ext_ssaia, false),
|
||||||
|
|
||||||
DEFINE_PROP_END_OF_LIST(),
|
DEFINE_PROP_END_OF_LIST(),
|
||||||
};
|
};
|
||||||
|
@ -85,7 +85,6 @@ enum {
|
|||||||
RISCV_FEATURE_PMP,
|
RISCV_FEATURE_PMP,
|
||||||
RISCV_FEATURE_EPMP,
|
RISCV_FEATURE_EPMP,
|
||||||
RISCV_FEATURE_MISA,
|
RISCV_FEATURE_MISA,
|
||||||
RISCV_FEATURE_AIA,
|
|
||||||
RISCV_FEATURE_DEBUG
|
RISCV_FEATURE_DEBUG
|
||||||
};
|
};
|
||||||
|
|
||||||
@ -439,6 +438,8 @@ struct RISCVCPUConfig {
|
|||||||
bool ext_zve32f;
|
bool ext_zve32f;
|
||||||
bool ext_zve64f;
|
bool ext_zve64f;
|
||||||
bool ext_zmmul;
|
bool ext_zmmul;
|
||||||
|
bool ext_smaia;
|
||||||
|
bool ext_ssaia;
|
||||||
bool rvv_ta_all_1s;
|
bool rvv_ta_all_1s;
|
||||||
bool rvv_ma_all_1s;
|
bool rvv_ma_all_1s;
|
||||||
|
|
||||||
@ -459,7 +460,6 @@ struct RISCVCPUConfig {
|
|||||||
bool mmu;
|
bool mmu;
|
||||||
bool pmp;
|
bool pmp;
|
||||||
bool epmp;
|
bool epmp;
|
||||||
bool aia;
|
|
||||||
bool debug;
|
bool debug;
|
||||||
uint64_t resetvec;
|
uint64_t resetvec;
|
||||||
|
|
||||||
|
@ -307,6 +307,7 @@ static int riscv_cpu_pending_to_irq(CPURISCVState *env,
|
|||||||
int extirq, unsigned int extirq_def_prio,
|
int extirq, unsigned int extirq_def_prio,
|
||||||
uint64_t pending, uint8_t *iprio)
|
uint64_t pending, uint8_t *iprio)
|
||||||
{
|
{
|
||||||
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
int irq, best_irq = RISCV_EXCP_NONE;
|
int irq, best_irq = RISCV_EXCP_NONE;
|
||||||
unsigned int prio, best_prio = UINT_MAX;
|
unsigned int prio, best_prio = UINT_MAX;
|
||||||
|
|
||||||
@ -315,7 +316,7 @@ static int riscv_cpu_pending_to_irq(CPURISCVState *env,
|
|||||||
}
|
}
|
||||||
|
|
||||||
irq = ctz64(pending);
|
irq = ctz64(pending);
|
||||||
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
if (!((extirq == IRQ_M_EXT) ? cpu->cfg.ext_smaia : cpu->cfg.ext_ssaia)) {
|
||||||
return irq;
|
return irq;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
@ -257,7 +257,9 @@ static RISCVException any32(CPURISCVState *env, int csrno)
|
|||||||
|
|
||||||
static int aia_any(CPURISCVState *env, int csrno)
|
static int aia_any(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
|
|
||||||
|
if (!cpu->cfg.ext_smaia) {
|
||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -266,7 +268,9 @@ static int aia_any(CPURISCVState *env, int csrno)
|
|||||||
|
|
||||||
static int aia_any32(CPURISCVState *env, int csrno)
|
static int aia_any32(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
|
|
||||||
|
if (!cpu->cfg.ext_smaia) {
|
||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -293,7 +297,9 @@ static int smode32(CPURISCVState *env, int csrno)
|
|||||||
|
|
||||||
static int aia_smode(CPURISCVState *env, int csrno)
|
static int aia_smode(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
|
|
||||||
|
if (!cpu->cfg.ext_ssaia) {
|
||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -302,7 +308,9 @@ static int aia_smode(CPURISCVState *env, int csrno)
|
|||||||
|
|
||||||
static int aia_smode32(CPURISCVState *env, int csrno)
|
static int aia_smode32(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
|
|
||||||
|
if (!cpu->cfg.ext_ssaia) {
|
||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -358,7 +366,9 @@ static RISCVException pointer_masking(CPURISCVState *env, int csrno)
|
|||||||
|
|
||||||
static int aia_hmode(CPURISCVState *env, int csrno)
|
static int aia_hmode(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
|
|
||||||
|
if (!cpu->cfg.ext_ssaia) {
|
||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
@ -367,7 +377,9 @@ static int aia_hmode(CPURISCVState *env, int csrno)
|
|||||||
|
|
||||||
static int aia_hmode32(CPURISCVState *env, int csrno)
|
static int aia_hmode32(CPURISCVState *env, int csrno)
|
||||||
{
|
{
|
||||||
if (!riscv_feature(env, RISCV_FEATURE_AIA)) {
|
RISCVCPU *cpu = env_archcpu(env);
|
||||||
|
|
||||||
|
if (!cpu->cfg.ext_ssaia) {
|
||||||
return RISCV_EXCP_ILLEGAL_INST;
|
return RISCV_EXCP_ILLEGAL_INST;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
Loading…
Reference in New Issue
Block a user